安徽农业科学

2010, v.38;No.297(08) 4355-4357

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

循环冗余校验(CRC)编码器设计及FPGA实现
Design and FPGA Implement of Cyclic Redundancy Check(CRC)Encoder

许正荣;贾贤龙;杨敦毅;

摘要(Abstract):

介绍了循环冗余校验(CRC)编码器的设计及FPGA实现过程,采用原理图输入法对整个系统进行了编译和仿真,并在芯片EP1K30TC144-3中对该设计的核心部分进行了测试验证。结果表明,试验数据与理论分析结果完全相符。

关键词(KeyWords): 循环冗余校验(CRC);原理图输入;现场可编程门列阵(FPGA)

Abstract:

Keywords:

基金项目(Foundation): 安徽省高校青年教师资助项目(2007jq1047);; 安徽省省级一般项目(KJ2008B028)

作者(Author): 许正荣;贾贤龙;杨敦毅;

Email:

DOI:

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享